http://km2000.us/franklinduan\articles\hspice\hspice_2001_2-3.html
This application note illustrates how process corner simulation is run from the schematic design in Gateway. The subject is a five stage current-starved VCO that is captured in the Gateway Schematic Editor. After a SPICE netlist is generated from the schematic, a simulation profile is built using a 1.8V 0.18um UMC process. A transient analysis will be set up that will plot the input voltage and output voltage change over time. SmartSpice will then run the first transient analysis, and then switch to a second and third process corner to complete the simulation. This design uses 22 Berkeley Bsim3v3-type transistors and one resistor.
http://www.asic-world.com/verilog/intro.html
http://www.youtube.com/watch?v=dZUPBLNuaHk show
http://www.youtube.com/watch?v=rPKpNNjPKzQ ppt
PSPICE Schematic Student 9.1 Tutorial downloaded pdf
cse477-1intro.ppt cse477-10invdynamic.ppt cse477-11speed.ppt cse477-1213logicpower.ppt cse477-1516dynlogic.ppt cse477-17staticseq.ppt cse477-18dynamicseq.ppt cse477-19timing.ppt cse477-20adders.ppt cse477-21multipliers.ppt cse477-22shifters.ppt cse477-23memories.ppt cse477-24memcores.ppt cse477-25memperipherals.ppt cse477-26systempower.ppt cse477-27sysinterconnect.ppt cse477-28dft.ppt cse477-29scaling.ppt cse477-2metrics.ppt cse477-3MOStran.ppt cse477-4invstatic(2).ppt cse477-4invstatic.ppt cse477-5fab.ppt cse477-6staticlogic.ppt cse477-7passtranlogic.ppt cse477-8capacitance.ppt cse477-9resistance.ppt cse477readme.ppt cse575-15arraymultdivide.ppt cse575-16convergencedivide.ppt cse575-17squarerooters.ppt cse575-21cordic.ppt cse575-2223functeval.ppt cse575-26tablelookup.ppt cse575-27residue.ppt cse575-28logarithmic.ppt cse575-2addition.ppt cse575-3SDadders.ppt cse575-4multiplication.ppt cse575-5dividers.ppt cse575-6beyondintegers.ppt cse575-readme.ppt
Cadence OrCAD Suite With PSpice V10.5
OrCAD 10.5 下载OrCAD PCB Designer with PSpice,Full featured suites with
time-proven and new OrCAD
technology,全功能增强套件,具有记时验证功能以及新OrCAD技术!是目前为止OrCAD功能最强大的一个版本。
Cadence OrCAD 10.5,
让PCB的设计进入更细节阶段。与PSpice结合可应用于在Allegro平台上。此套组系为一完整涵盖前端至后端、使用微软视窗平台的流程,可以供印刷电路板(PCB)
设计师透过工具整合与程式自动化改善生产力与缩段进入市场的时间。 Orcad Unison Suite
整合了四种新近加强型的产品,在单一套装软体当中即可提供设计师所需的所有工具。组合各项产品的本套组定价US$5,995 (参考用),
比分别购买单项产品可节省一半以上的费用。
OrCAD 10.5 包括供设计输入的Orcad CaptureR ,供类比与混合讯号模拟用的 PSpiceR A/D Basics,供电路板设计的 Orcad
LayoutR 以及供高密度电路板自动绕线的SPECCTRAR
4U。新加入的SPECCTRA,用以支援设计日益复杂的各种高速、高密度印刷电路板设计。SPECCTRA
提供设计师一种以形状为基础的,功能强大的绕线器,可在减少使用者介入情况下完成各种复杂设计。
该公司CadenceR PCB系统部们的策略行销部副总裁Jamie Metcalfe表示"Cadence OrCAD Suite
10.5提供一些了不起的科技,而售价是个人工程师设计市场中每一位都能负担得起的。藉着发行此一软体,本公司为此一市场区隔中的价格/性能制定了新的标准"。
Cadence OrCAD Suite With PSpice V10.5新功能关键更新:
Orcad 10.5
# OrCAD Capture, 具有快捷、通用的设计输入能力,使OrCAD
Capture原理图输入系统成为全球范围内广受欢迎的设计输入工具。它针对设计一个新的模拟电路、修改现有的一个PCB的原理图,或者绘制一个HDL模块的方框图,都提供了你所需要的全部功能,并且可以迅速地验证你的设计。OrCAD
Capture作为设计输入工具,它运行在PC平台,用于FPGA、PCB和PSpice设计应用中。它是业界第一个真正基于Windows环境的原理图输入程序。Capture易于使用的功能和特点使其已经成为了原理图输入的工业标准。
OrCAD 10.5
# OrCAD PCB Editor, 聪明的布线环境, 方便的生产接口,OrCAD PCB Editor是OrCAD PCB
Designer最主要和最强大的核心工具,也是由世界最先进的Cadence / Allegro电路板设计系统所研发. OrCAD PCB Editor
是一个用来建立及绘制复杂多层的电路板设计平台. 而可扩张的功能选项使他对于现今市面上的设计及生产需求都能够和完全符合.并能安心面对未来的挑战。
OrCAD 10.5
# SPECCTRA for OrCAD , SPECCTRA 是市面上最先进的自动及手动布线软件.他能够与OrCAD PCB Editor充分结合,
您能将电路板甚至是线路图上所定义的参数及设计宣告传导至SPECCTRA. 内建的自动布线软件的可同时6 个讯号层走线而零件接点数不限,
如果你要的同时自动布线的层数较多,您可以用相当经济的价格升级到 其它的等级得到最大的效益。
OrCAD 10.5
# PSpice A/D (included in OrCAD with PSpice v10.5) PSpice
是一个全功能的模拟与混合信号仿真器,它支持从高频系统到低功耗IC设计的电路设计。PSpice的仿真工具已和 OrCAD Capture及Concept
HDL电路编辑工具整合在一起,让工程师方便地在单一的环境里建立设计、控制模拟及得到结果。
OrCAD 10.5
Cadence该公司在华盛顿瑞吉菲德的一位作印刷电路板试计的顾问 (产品上市前 作第二阶段贝塔测) Kris Nelson认为"OrCAD
10.5中的四层板SPECCTRA 自动绕线器使我能够解决了在中小型设计中在高密度高精度绕线时所面临的问题。Orcad Layout 与
SPECCTRA之间一次按键即可操控的介面,可执行双向转译步骤的自动化步骤,确实省下我很多时间。再加上此套组在各种工具之间提供完整的前、后(反)标注,使我再也不用为了想到作废的电路板而难以入眠。"